koreaair.kr 정보통신 설계 - 집적 회로(Very Large Scale Integrated Circuit; VLSI)의 설계 과정 > koreaair5 | koreaair.kr report

정보통신 설계 - 집적 회로(Very Large Scale Integrated Circuit; VLSI)의 설계 과정 > koreaair5

본문 바로가기

koreaair5


[[ 이 포스팅은 제휴마케팅이 포함된 광고로 커미션을 지급 받습니다. ]


정보통신 설계 - 집적 회로(Very Large Scale Integrated Circuit; VLSI)의 설계 과정

페이지 정보

작성일 23-02-17 06:27

본문




Download : 정보통신 설계 - 집적 회로(Very.hwp




○ 결함 검출(defect detection) : 디지털 IC나 시스템의 동작을 올바른 동작과 비교 관찰

○ 결함 격리(defect isolation) : 디지털 IC 또는 시스템을 테스트하고 결함 부분을 격리



○ IC 외부 결함 : IC를 사용한 디지털 시스템의 IC 주변에서 일어날 수 있는 결함
순서
VLSI 설계 전반부 : Gate Level 설계 후반부 : Layout 데이터 생성 최근의 설계 전반부 : 동작적 설계(Behavioral Design) ==> Gate Level 설계 후반부 : Layout 데이터 생성

→ 회로 파라미터 : 전압(voltage), 전류(current), 구동(drive)과 전달 지연(delay)


Download : 정보통신 설계 - 집적 회로(Very.hwp( 24 )


최근의 설계
○ 파라미터 고장 모델(parametric fault model)

후반부 : Layout 데이터 생성



전반부 : 동작적 설계(Behavioral Design) ==> Gate Level 설계

○ IC 내부 결함 : 칩과 패키지 내에서 발생하는 결함으로 제조 과정에서 일어나는 결함
회로의 논리 함수에 influence(영향)을 주는 고장들을 모델화. 고착모델을 많이 사용
전반부 : Gate Level 설계

○ 논리 고장 모델(logic fault model)
레포트 > 공학,기술계열
정보통신 설계,집적 회로,Very Large Scale Integrated Circuit; VLSI
○ 결함 수정(defect correction) : 고장난 부분을 교환 또는 수리


정보통신 설계 - 집적 회로(Very-9271_01.jpg 정보통신 설계 - 집적 회로(Very-9271_02_.jpg 정보통신 설계 - 집적 회로(Very-9271_03_.jpg 정보통신 설계 - 집적 회로(Very-9271_04_.jpg 정보통신 설계 - 집적 회로(Very-9271_05_.jpg



정보통신 설계 - 집적 회로(Very Large Scale Integrated Circuit; VLSI)의 설계 과정
설명
후반부 : Layout 데이터 생성

VLSI 설계

회로 파라미터들의 크기에 influence(영향)을 주는 고장들을 모델화


고장들을 회로가 갖는 기능(function)에 의해서 모델화한 것
다.
Total 16,703건 835 페이지

검색

REPORT 11(sv76)



해당자료의 저작권은 각 업로더에게 있습니다.

koreaair.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
[[ 이 포스팅은 제휴마케팅이 포함된 광고로 커미션을 지급 받습니다 ]]

[저작권이나 명예훼손 또는 권리를 침해했다면 이메일 admin@hong.kr 로 연락주시면 확인후 바로 처리해 드리겠습니다.]
If you have violated copyright, defamation, of rights, please contact us by email at [ admin@hong.kr ] and we will take care of it immediately after confirmation.
Copyright © koreaair.kr All rights reserved.